宇航计测技术
宇航計測技術
우항계측기술
JOURNAL OF ASTRONAUTIC METROLOGY AND MEASUREMENT
2013年
3期
28-33
,共6页
快速傅里叶变换%现场可编程门阵列%联合仿真%Verilog HDL语言
快速傅裏葉變換%現場可編程門陣列%聯閤倣真%Verilog HDL語言
쾌속부리협변환%현장가편정문진렬%연합방진%Verilog HDL어언
FFY%FPGA%Co-Simulation%Verilog HDL
针对GNSS信号捕获的要求,在Quartus Ⅱ 7.2集成开发环境下,采用Verilog HDL语言,设计了一种256点复数基2时间抽取FFT处理器.利用Matlab工具联合Quartus Ⅱ进行仿真,提高仿真效率,并最后进行硬件测试.结果表明,本文设计的FFT处理器具有较小的面积和较高的处理速度,能够满足GNSS接收机信号处理的要求.
針對GNSS信號捕穫的要求,在Quartus Ⅱ 7.2集成開髮環境下,採用Verilog HDL語言,設計瞭一種256點複數基2時間抽取FFT處理器.利用Matlab工具聯閤Quartus Ⅱ進行倣真,提高倣真效率,併最後進行硬件測試.結果錶明,本文設計的FFT處理器具有較小的麵積和較高的處理速度,能夠滿足GNSS接收機信號處理的要求.
침대GNSS신호포획적요구,재Quartus Ⅱ 7.2집성개발배경하,채용Verilog HDL어언,설계료일충256점복수기2시간추취FFT처리기.이용Matlab공구연합Quartus Ⅱ진행방진,제고방진효솔,병최후진행경건측시.결과표명,본문설계적FFT처리기구유교소적면적화교고적처리속도,능구만족GNSS접수궤신호처리적요구.