电子科技
電子科技
전자과기
IT AGE
2013年
7期
172-176
,共5页
DES%流水线%分时复用%Xilinx FPGA
DES%流水線%分時複用%Xilinx FPGA
DES%류수선%분시복용%Xilinx FPGA
在分析DES加密算法的基础上,利用流水线技术和分时复用技术,设计了两种流水线结构和复用结构的DES加密算法电路,功能仿真正确,并以Xilinx FPGA为实现基础,结合纯组合逻辑结构,分析对比上述几种方案在速度和资源方面的优劣.其中最快一种实现方案最高时钟频率可达139 MHz,加密速度达到8.9 Gbit·s-1.
在分析DES加密算法的基礎上,利用流水線技術和分時複用技術,設計瞭兩種流水線結構和複用結構的DES加密算法電路,功能倣真正確,併以Xilinx FPGA為實現基礎,結閤純組閤邏輯結構,分析對比上述幾種方案在速度和資源方麵的優劣.其中最快一種實現方案最高時鐘頻率可達139 MHz,加密速度達到8.9 Gbit·s-1.
재분석DES가밀산법적기출상,이용류수선기술화분시복용기술,설계료량충류수선결구화복용결구적DES가밀산법전로,공능방진정학,병이Xilinx FPGA위실현기출,결합순조합라집결구,분석대비상술궤충방안재속도화자원방면적우렬.기중최쾌일충실현방안최고시종빈솔가체139 MHz,가밀속도체도8.9 Gbit·s-1.