仪表技术与传感器
儀錶技術與傳感器
의표기술여전감기
INSTRUMENT TECHNIQUE AND SENSOR
2014年
5期
73-75
,共3页
朱爱军%李智%朱望纯%许川佩
硃愛軍%李智%硃望純%許川珮
주애군%리지%주망순%허천패
多目标差分进化%片上系统%封装扫描链
多目標差分進化%片上繫統%封裝掃描鏈
다목표차분진화%편상계통%봉장소묘련
muti-objective differential evolution%system on chip%wrapper scan chain
集成电路已经步入基于IP核设计的SoC(System On Chip)时代,使得IP核的复用成为一个关键问题.针对SoC测试封装扫描链设计中的NP Hard问题,提出了一种采用多目标差分进化的测试封装扫描链设计算法,使得封装扫描链均衡化以及使用TSV(Through Silicon Vias)资源最少,通过群体的变异、交叉以及选择操作实现测试封装扫描链的设计.最后,根据国际标准ITC’02 benchmark进行了验证试验.结果表明,与同类算法相比,算法获得了能够获得更短的封装扫描链和更少的TSV资源.
集成電路已經步入基于IP覈設計的SoC(System On Chip)時代,使得IP覈的複用成為一箇關鍵問題.針對SoC測試封裝掃描鏈設計中的NP Hard問題,提齣瞭一種採用多目標差分進化的測試封裝掃描鏈設計算法,使得封裝掃描鏈均衡化以及使用TSV(Through Silicon Vias)資源最少,通過群體的變異、交扠以及選擇操作實現測試封裝掃描鏈的設計.最後,根據國際標準ITC’02 benchmark進行瞭驗證試驗.結果錶明,與同類算法相比,算法穫得瞭能夠穫得更短的封裝掃描鏈和更少的TSV資源.
집성전로이경보입기우IP핵설계적SoC(System On Chip)시대,사득IP핵적복용성위일개관건문제.침대SoC측시봉장소묘련설계중적NP Hard문제,제출료일충채용다목표차분진화적측시봉장소묘련설계산법,사득봉장소묘련균형화이급사용TSV(Through Silicon Vias)자원최소,통과군체적변이、교차이급선택조작실현측시봉장소묘련적설계.최후,근거국제표준ITC’02 benchmark진행료험증시험.결과표명,여동류산법상비,산법획득료능구획득경단적봉장소묘련화경소적TSV자원.