电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2014年
6期
137-139,142
,共4页
杨长林%杨宇%刘延飞%胡建宇
楊長林%楊宇%劉延飛%鬍建宇
양장림%양우%류연비%호건우
GPS%BD2%并行码相位捕获%DSP Builder%FPGA
GPS%BD2%併行碼相位捕穫%DSP Builder%FPGA
GPS%BD2%병행마상위포획%DSP Builder%FPGA
GPS%BD2%parallel code phase capture%DSP Builder%FPGA
介绍了GPS L1频点和BD2 81频点并行码相位捕获算法的基本原理.为了提高捕获速度,减少计算量,保证捕获精度,易于电路实现,采用固定位置的平均采样方法改进了捕获算法.在Simulink/DSP Builder环境下设计实现了GPS和BD2卫星的快速捕获电路.仿真和实际测试结果表明,DSP Builder图形化设计环境能够高效地完成改进捕获算法的电路设计,而且算法既能发挥FPGA的并行特性又能降低对资源的要求,设计的电路在保证捕获精度的同时达到了双模双通道数据实时处理和快速捕获的要求.
介紹瞭GPS L1頻點和BD2 81頻點併行碼相位捕穫算法的基本原理.為瞭提高捕穫速度,減少計算量,保證捕穫精度,易于電路實現,採用固定位置的平均採樣方法改進瞭捕穫算法.在Simulink/DSP Builder環境下設計實現瞭GPS和BD2衛星的快速捕穫電路.倣真和實際測試結果錶明,DSP Builder圖形化設計環境能夠高效地完成改進捕穫算法的電路設計,而且算法既能髮揮FPGA的併行特性又能降低對資源的要求,設計的電路在保證捕穫精度的同時達到瞭雙模雙通道數據實時處理和快速捕穫的要求.
개소료GPS L1빈점화BD2 81빈점병행마상위포획산법적기본원리.위료제고포획속도,감소계산량,보증포획정도,역우전로실현,채용고정위치적평균채양방법개진료포획산법.재Simulink/DSP Builder배경하설계실현료GPS화BD2위성적쾌속포획전로.방진화실제측시결과표명,DSP Builder도형화설계배경능구고효지완성개진포획산법적전로설계,이차산법기능발휘FPGA적병행특성우능강저대자원적요구,설계적전로재보증포획정도적동시체도료쌍모쌍통도수거실시처리화쾌속포획적요구.