计算机与数字工程
計算機與數字工程
계산궤여수자공정
COMPUTER & DIGITAL ENGINEERING
2014年
7期
1292-1295
,共4页
夏彦泽%高天德%乔天熊%刘培洲
夏彥澤%高天德%喬天熊%劉培洲
하언택%고천덕%교천웅%류배주
FPGA%声呐信号处理%波束形成实现
FPGA%聲吶信號處理%波束形成實現
FPGA%성눌신호처리%파속형성실현
Nios Ⅱ%FPGA%W5300%ethernet
介绍了一种基于单片FPGA的声呐信号数字预处理机设计方案。系统可以对30路换能器输出的模拟信号进行同步采样,采样数据在FPGA中依次进行正交解调、FIR滤波、波束形成等声呐信号预处理计算,减轻了上位机计算任务,解决了多阵元声呐设备中数据采集速度和数据处理速度难以匹配的瓶颈。
介紹瞭一種基于單片FPGA的聲吶信號數字預處理機設計方案。繫統可以對30路換能器輸齣的模擬信號進行同步採樣,採樣數據在FPGA中依次進行正交解調、FIR濾波、波束形成等聲吶信號預處理計算,減輕瞭上位機計算任務,解決瞭多陣元聲吶設備中數據採集速度和數據處理速度難以匹配的瓶頸。
개소료일충기우단편FPGA적성눌신호수자예처리궤설계방안。계통가이대30로환능기수출적모의신호진행동보채양,채양수거재FPGA중의차진행정교해조、FIR려파、파속형성등성눌신호예처리계산,감경료상위궤계산임무,해결료다진원성눌설비중수거채집속도화수거처리속도난이필배적병경。
In this paper ,a digital sonar signal preprocessor based on FPGA is designed .The system completes the task of synchronous sampling of 30-channel signal from the sensors ,quadrature demodulation FIR filtering and beamforming can be done in order to reduce the calculation pressure of upper monitor .This sonar signal sampling and preprocessing system balance the speed of sonar signal sampling and processing .