微型机与应用
微型機與應用
미형궤여응용
MICROCOMPUTER & ITS APPLICATIONS
2014年
12期
15-17
,共3页
复位%亚稳态%资源利用率
複位%亞穩態%資源利用率
복위%아은태%자원이용솔
reset%metastability%resource utilization
复位是 FPGA 设计中一个基本而又重要的问题,如果处理不当,不仅可能导致亚稳态的问题,而且会降低设计的资源利用率。分析了不同的复位方式对系统亚稳态和资源利用率的影响,并对不同的目标器件中复位信号的使用给出了建议。
複位是 FPGA 設計中一箇基本而又重要的問題,如果處理不噹,不僅可能導緻亞穩態的問題,而且會降低設計的資源利用率。分析瞭不同的複位方式對繫統亞穩態和資源利用率的影響,併對不同的目標器件中複位信號的使用給齣瞭建議。
복위시 FPGA 설계중일개기본이우중요적문제,여과처리불당,불부가능도치아은태적문제,이차회강저설계적자원이용솔。분석료불동적복위방식대계통아은태화자원이용솔적영향,병대불동적목표기건중복위신호적사용급출료건의。
Reset is a basic and important issue in FPGA design , if it′s not handled properly , it may not only lead to metastable problems , but also reduce resource utilization . This paper analyzes the effects of different reset ways on the system metastability and resource utilization , and gives recommendations on the use of reset signal in different target devices .