无线电工程
無線電工程
무선전공정
RADIO ENGINEERING OF CHINA
2014年
10期
73-76
,共4页
SRIO总线%CPS1848%SRIO交换
SRIO總線%CPS1848%SRIO交換
SRIO총선%CPS1848%SRIO교환
SRIO bus%CPS1848%SRIO switch
随着处理器运算能力的不断提高,处理器之间的数据传输交换成为了制约系统性能的关键因素之一,在采用SRIO总线的数字信号并行处理系统中, SRIO 总线交换模块就显得很重要。为了满足对高速数据交换的需求,基于CPS1848芯片,采用高性能的电源模块和时钟模块,设计了一种SRIO总线交换模块。通过DSP 与FPGA之间的数据传输实验,验证了SRIO交换模块进行数据传输的性能,并分析了实测值与理论值存在差异的原因,为高速信号处理平台的设计研制提供了技术支撑,也为信号处理方案设计提供了参考依据。
隨著處理器運算能力的不斷提高,處理器之間的數據傳輸交換成為瞭製約繫統性能的關鍵因素之一,在採用SRIO總線的數字信號併行處理繫統中, SRIO 總線交換模塊就顯得很重要。為瞭滿足對高速數據交換的需求,基于CPS1848芯片,採用高性能的電源模塊和時鐘模塊,設計瞭一種SRIO總線交換模塊。通過DSP 與FPGA之間的數據傳輸實驗,驗證瞭SRIO交換模塊進行數據傳輸的性能,併分析瞭實測值與理論值存在差異的原因,為高速信號處理平檯的設計研製提供瞭技術支撐,也為信號處理方案設計提供瞭參攷依據。
수착처리기운산능력적불단제고,처리기지간적수거전수교환성위료제약계통성능적관건인소지일,재채용SRIO총선적수자신호병행처리계통중, SRIO 총선교환모괴취현득흔중요。위료만족대고속수거교환적수구,기우CPS1848심편,채용고성능적전원모괴화시종모괴,설계료일충SRIO총선교환모괴。통과DSP 여FPGA지간적수거전수실험,험증료SRIO교환모괴진행수거전수적성능,병분석료실측치여이론치존재차이적원인,위고속신호처리평태적설계연제제공료기술지탱,야위신호처리방안설계제공료삼고의거。
As the computation capability of chip is improved,the data transfer and switch bandwidth between the chips become one of the key factors that restrict the system performance.So SRIO bus switch module is very important in the digital signal parallel pro-cessing system using SRIO bus.Based on CPS1848,a SRIO switch module is designed by using the high performance power module and clock module.The experiment of data transfer between the DSP and FPGA validates the data transfer performance of SRIO switch mod-ule,and analyzes the difference between the measured value and theoretical value.The experimental results provide a technical support for the development of high-speed signal processing device and a reference for the signal process scheme design.