数字通信
數字通信
수자통신
DIGIT L COMMLINIC TION
2014年
4期
14-18
,共5页
片上静态随机存储器%内建自测试%故障模型%测试算法
片上靜態隨機存儲器%內建自測試%故障模型%測試算法
편상정태수궤존저기%내건자측시%고장모형%측시산법
具体研究on-Chip SRAM的内建自测试及其算法.在引入嵌入式存储器内建自测试的基础上,详细分析on-Chip SRAM内建自测试的具体实现方法,反映出内建自测试对于简化测试程序和缩短测试时间,从而降低测试成本的重要性.详细描述在测试on-Chip SRAM时常用的算法,并具体分析非传统性测试算法——Hammer算法和Retention算法.
具體研究on-Chip SRAM的內建自測試及其算法.在引入嵌入式存儲器內建自測試的基礎上,詳細分析on-Chip SRAM內建自測試的具體實現方法,反映齣內建自測試對于簡化測試程序和縮短測試時間,從而降低測試成本的重要性.詳細描述在測試on-Chip SRAM時常用的算法,併具體分析非傳統性測試算法——Hammer算法和Retention算法.
구체연구on-Chip SRAM적내건자측시급기산법.재인입감입식존저기내건자측시적기출상,상세분석on-Chip SRAM내건자측시적구체실현방법,반영출내건자측시대우간화측시정서화축단측시시간,종이강저측시성본적중요성.상세묘술재측시on-Chip SRAM시상용적산법,병구체분석비전통성측시산법——Hammer산법화Retention산법.