北京大学学报(自然科学版)
北京大學學報(自然科學版)
북경대학학보(자연과학판)
ACTA SCIENTIARUM NATURALIUM UNIVERSITATIS PEKINENSIS
2012年
3期
14-15
,共2页
时钟抖动%内建抖动测试%时间数字转换器
時鐘抖動%內建抖動測試%時間數字轉換器
시종두동%내건두동측시%시간수자전환기
提出一种基于累积分布函数(CDF)的抖动测量方法,以解决在测试高频时钟信号抖动中遇到的延迟器件不匹配、占用芯片面积过大和受高频振荡信号限制等问题.采用65 nm CMOS工艺完成了测试电路的设计和功能模拟,模拟结果表明该电路可用于测量2.5 GHz时钟抖动值,抖动测量精度达到1 ps
提齣一種基于纍積分佈函數(CDF)的抖動測量方法,以解決在測試高頻時鐘信號抖動中遇到的延遲器件不匹配、佔用芯片麵積過大和受高頻振盪信號限製等問題.採用65 nm CMOS工藝完成瞭測試電路的設計和功能模擬,模擬結果錶明該電路可用于測量2.5 GHz時鐘抖動值,抖動測量精度達到1 ps
제출일충기우루적분포함수(CDF)적두동측량방법,이해결재측시고빈시종신호두동중우도적연지기건불필배、점용심편면적과대화수고빈진탕신호한제등문제.채용65 nm CMOS공예완성료측시전로적설계화공능모의,모의결과표명해전로가용우측량2.5 GHz시종두동치,두동측량정도체도1 ps