中国电力教育
中國電力教育
중국전력교육
CHINA ELECTRIC POWER EDUCATION
2013年
2期
112-113
,共2页
VHDL%EDA%模块化%教学方法
VHDL%EDA%模塊化%教學方法
VHDL%EDA%모괴화%교학방법
VHDL作为电子工程领域的一种通用硬件描述语言,不仅是EDA的核心技术,同时也是数字系统设计的重要组成部分.通过多年的VHDL教学实践,提出了一套更有利于学生快速学习并掌握VHDL语言的模块化教学方法,即VDE介绍与VHDL程序入门、VHDL组合逻辑电路设计、VHDL时序逻辑电路设计、VHDL综合设计四个模块.通过教学实践取得了良好的教学效果.
VHDL作為電子工程領域的一種通用硬件描述語言,不僅是EDA的覈心技術,同時也是數字繫統設計的重要組成部分.通過多年的VHDL教學實踐,提齣瞭一套更有利于學生快速學習併掌握VHDL語言的模塊化教學方法,即VDE介紹與VHDL程序入門、VHDL組閤邏輯電路設計、VHDL時序邏輯電路設計、VHDL綜閤設計四箇模塊.通過教學實踐取得瞭良好的教學效果.
VHDL작위전자공정영역적일충통용경건묘술어언,불부시EDA적핵심기술,동시야시수자계통설계적중요조성부분.통과다년적VHDL교학실천,제출료일투경유리우학생쾌속학습병장악VHDL어언적모괴화교학방법,즉VDE개소여VHDL정서입문、VHDL조합라집전로설계、VHDL시서라집전로설계、VHDL종합설계사개모괴.통과교학실천취득료량호적교학효과.