中国科技纵横
中國科技縱橫
중국과기종횡
CHINA SCIENCE & TECHNOLOGY PANORAMA MAGAZINE
2014年
23期
41-42
,共2页
数字电路%Multisim%电路设计
數字電路%Multisim%電路設計
수자전로%Multisim%전로설계
在传统的数字逻辑电路设计中,首先根据要求列出真值表,由真值表写出逻辑函数,然后进行逻辑函数化简,最后根据化简结果设计电路图,整个设计过程比较繁琐,且容易在化简过程等环节中出现错误,如果借助于Multisim软件来进行数字逻辑电路的设计,可以简化设计过程,提高电路设计的正确性。本文基于以上思路来探讨利用Multisim对数字逻辑电路的设计。
在傳統的數字邏輯電路設計中,首先根據要求列齣真值錶,由真值錶寫齣邏輯函數,然後進行邏輯函數化簡,最後根據化簡結果設計電路圖,整箇設計過程比較繁瑣,且容易在化簡過程等環節中齣現錯誤,如果藉助于Multisim軟件來進行數字邏輯電路的設計,可以簡化設計過程,提高電路設計的正確性。本文基于以上思路來探討利用Multisim對數字邏輯電路的設計。
재전통적수자라집전로설계중,수선근거요구렬출진치표,유진치표사출라집함수,연후진행라집함수화간,최후근거화간결과설계전로도,정개설계과정비교번쇄,차용역재화간과정등배절중출현착오,여과차조우Multisim연건래진행수자라집전로적설계,가이간화설계과정,제고전로설계적정학성。본문기우이상사로래탐토이용Multisim대수자라집전로적설계。