湖南工程学院学报(自然科学版)
湖南工程學院學報(自然科學版)
호남공정학원학보(자연과학판)
JOURNAL OF HUNAN INSTITUTE OF ENGINEERING(NATURAL SCIENCE EDITION)
2014年
4期
5-7
,共3页
FPGA%边缘检测%Sobel算法
FPGA%邊緣檢測%Sobel算法
FPGA%변연검측%Sobel산법
针对运动目标追踪中对高速视频实时边缘检测的需要,设计了一个基于FPGA的视频实时边缘检测系统,并利用FPGA和Verilog语言实现.结果表明,该系统完成一次Sobel边缘检测运算时间只需要5个时钟周期,视频信息处理速度达到152MB/s,能够实时、快速和准确地输出视频图像边缘信息.
針對運動目標追蹤中對高速視頻實時邊緣檢測的需要,設計瞭一箇基于FPGA的視頻實時邊緣檢測繫統,併利用FPGA和Verilog語言實現.結果錶明,該繫統完成一次Sobel邊緣檢測運算時間隻需要5箇時鐘週期,視頻信息處理速度達到152MB/s,能夠實時、快速和準確地輸齣視頻圖像邊緣信息.
침대운동목표추종중대고속시빈실시변연검측적수요,설계료일개기우FPGA적시빈실시변연검측계통,병이용FPGA화Verilog어언실현.결과표명,해계통완성일차Sobel변연검측운산시간지수요5개시종주기,시빈신식처리속도체도152MB/s,능구실시、쾌속화준학지수출시빈도상변연신식.