中国集成电路
中國集成電路
중국집성전로
CHINA INTEGRATED CIRCUIT
2014年
12期
40-43
,共4页
曹纯%陈明辉%吕杰%李军佑
曹純%陳明輝%呂傑%李軍祐
조순%진명휘%려걸%리군우
ADC%数字校正算法%SFDR%输入动态范围
ADC%數字校正算法%SFDR%輸入動態範圍
ADC%수자교정산법%SFDR%수입동태범위
本文基于14bit的ADC设计,提出了一种冗余位为2bit的算法,相比于传统的方法,它提高了输入动态范围,大大降低了对比较器的要求,从而有效的解决了因为比较器的偏差带来的SFDR的下降.对采用本文算法设计的ADC电路进行了仿真,有效位数达到了13.7bit,并且具有较低的功耗.
本文基于14bit的ADC設計,提齣瞭一種冗餘位為2bit的算法,相比于傳統的方法,它提高瞭輸入動態範圍,大大降低瞭對比較器的要求,從而有效的解決瞭因為比較器的偏差帶來的SFDR的下降.對採用本文算法設計的ADC電路進行瞭倣真,有效位數達到瞭13.7bit,併且具有較低的功耗.
본문기우14bit적ADC설계,제출료일충용여위위2bit적산법,상비우전통적방법,타제고료수입동태범위,대대강저료대비교기적요구,종이유효적해결료인위비교기적편차대래적SFDR적하강.대채용본문산법설계적ADC전로진행료방진,유효위수체도료13.7bit,병차구유교저적공모.