无线电工程
無線電工程
무선전공정
RADIO ENGINEERING OF CHINA
2015年
3期
30-33
,共4页
王延鹏%潘申富%杨宏伟
王延鵬%潘申富%楊宏偉
왕연붕%반신부%양굉위
DVB-S2标准%LDPC编码器%宽带多媒体卫星系统%FPGA
DVB-S2標準%LDPC編碼器%寬帶多媒體衛星繫統%FPGA
DVB-S2표준%LDPC편마기%관대다매체위성계통%FPGA
DVB-S2 standard%LDPC encoder%broadband multimedia satellite system%FPGA
低密度奇偶校验码( LDPC)由于具有极其出色的比特纠错性能而被第2代卫星数字视频广播标准( DVB?S2)所采用。为满足宽带多媒体系统高吞率的应用需求,针对DVB?S2标准提供的 LDPC码字结构,提出了利用 FPGA上的RAM存储单元存储校验比特的方法,校验比特计算模块采用部分并行计算结构,据此设计了基于FPGA的LDPC编码器实现方案。该方案已经在EP3C120F484I7 Cyclone Ⅲ Atera FPGA上实现,经过测试吞吐量可达2?6 Gb/s。
低密度奇偶校驗碼( LDPC)由于具有極其齣色的比特糾錯性能而被第2代衛星數字視頻廣播標準( DVB?S2)所採用。為滿足寬帶多媒體繫統高吞率的應用需求,針對DVB?S2標準提供的 LDPC碼字結構,提齣瞭利用 FPGA上的RAM存儲單元存儲校驗比特的方法,校驗比特計算模塊採用部分併行計算結構,據此設計瞭基于FPGA的LDPC編碼器實現方案。該方案已經在EP3C120F484I7 Cyclone Ⅲ Atera FPGA上實現,經過測試吞吐量可達2?6 Gb/s。
저밀도기우교험마( LDPC)유우구유겁기출색적비특규착성능이피제2대위성수자시빈엄파표준( DVB?S2)소채용。위만족관대다매체계통고탄솔적응용수구,침대DVB?S2표준제공적 LDPC마자결구,제출료이용 FPGA상적RAM존저단원존저교험비특적방법,교험비특계산모괴채용부분병행계산결구,거차설계료기우FPGA적LDPC편마기실현방안。해방안이경재EP3C120F484I7 Cyclone Ⅲ Atera FPGA상실현,경과측시탄토량가체2?6 Gb/s。
Due to their excellent bit?error?rate performance,Low Density Parity Check ( LDPC) codes have been adopted by the second Digital Video Satellite Broadcast Standard (DVB?S2).In order to meet the application requirement of broadband multimedia sat?ellite system,this paper develops a technique using RAM storage element on FPGA chip to store the check bits of LDPC codes and a kind of encoder structure of LDPC employed by DVB?S2.The architecture explores the periodic structure of the adopted codes by per?forming on the flypartial?parallel computation of the parity check bits. The design has been implemented with both serial and parallel input on a EP3C120F484I7 Cyclone Ⅲ Atera FPGA.The throughput is tested in 2.6 Gb/s successfully.