计算机工程
計算機工程
계산궤공정
COMPUTER ENGINEERING
2015年
1期
275-278,283
,共5页
多核处理器%片上网络%多层网络%链路错误%控制错误
多覈處理器%片上網絡%多層網絡%鏈路錯誤%控製錯誤
다핵처리기%편상망락%다층망락%련로착오%공제착오
multi-core processor%Network on Chip (NoC)%multi-layer network%link fault%control fault
为解决片上网络测试问题,提出高可靠高并行度的片上网络测试结构.使用多层网络,在普通的片上网络上增加全局的广播网络和汇集测试结果的汇集网络.利用其冗余特性,有效保证测试部件的可靠性,同时提高并行度,节约测试时间.提出完备的路由器内测试方法,结合多层网络实现全面的片上网络测试.实验结果表明,该多层网结构在100核时的面积开销比内建自修复(BISR)结构减小56%,并且其测试时间比BISR结构减少85.8%,测试覆盖率达到100%.
為解決片上網絡測試問題,提齣高可靠高併行度的片上網絡測試結構.使用多層網絡,在普通的片上網絡上增加全跼的廣播網絡和彙集測試結果的彙集網絡.利用其冗餘特性,有效保證測試部件的可靠性,同時提高併行度,節約測試時間.提齣完備的路由器內測試方法,結閤多層網絡實現全麵的片上網絡測試.實驗結果錶明,該多層網結構在100覈時的麵積開銷比內建自脩複(BISR)結構減小56%,併且其測試時間比BISR結構減少85.8%,測試覆蓋率達到100%.
위해결편상망락측시문제,제출고가고고병행도적편상망락측시결구.사용다층망락,재보통적편상망락상증가전국적엄파망락화회집측시결과적회집망락.이용기용여특성,유효보증측시부건적가고성,동시제고병행도,절약측시시간.제출완비적로유기내측시방법,결합다층망락실현전면적편상망락측시.실험결과표명,해다층망결구재100핵시적면적개소비내건자수복(BISR)결구감소56%,병차기측시시간비BISR결구감소85.8%,측시복개솔체도100%.