舰船电子工程
艦船電子工程
함선전자공정
SHIP ELECTRONIC ENGINEERING
2015年
1期
114-118
,共5页
FPGA%AD7656%AD采样%Matlab仿真
FPGA%AD7656%AD採樣%Matlab倣真
FPGA%AD7656%AD채양%Matlab방진
FPGA%AD7656%AD sampling%Matlab simulation
随着现代通信技术的发展,AD信号的实时采样和有效处理在数字化信号接收机的设计中起到重要作用[1]。提出了一种基于FPGA的AD采样设计,给出了同步采样时钟设计方案及FPGA对AD7656的相关配置方法,并对采样数据进行了正弦载波调制和低通滤波处理,最终在M atlab中显示处理后的数据,结果显示该设计方案简单有效,通用性较强。
隨著現代通信技術的髮展,AD信號的實時採樣和有效處理在數字化信號接收機的設計中起到重要作用[1]。提齣瞭一種基于FPGA的AD採樣設計,給齣瞭同步採樣時鐘設計方案及FPGA對AD7656的相關配置方法,併對採樣數據進行瞭正絃載波調製和低通濾波處理,最終在M atlab中顯示處理後的數據,結果顯示該設計方案簡單有效,通用性較彊。
수착현대통신기술적발전,AD신호적실시채양화유효처리재수자화신호접수궤적설계중기도중요작용[1]。제출료일충기우FPGA적AD채양설계,급출료동보채양시종설계방안급FPGA대AD7656적상관배치방법,병대채양수거진행료정현재파조제화저통려파처리,최종재M atlab중현시처리후적수거,결과현시해설계방안간단유효,통용성교강。
Along with the development of the communication technology ,Real‐time AD Sampling and the effective pro‐cessing play an important role in the design of digital signal receiver .A kind of AD Sampling based on FPGA is proposed , the design of the synchronous sampling clock and FPGA configuration method for the AD7656 is proposed ,the sampling data are processed by sine carrier modulation and low‐pass filtering .Finally ,the processed data are shown in the Matlab .The ex‐periment results show that the design is simple and effective ,highly versatile .