光学精密工程
光學精密工程
광학정밀공정
OPTICS AND PRECISION ENGINEERING
2015年
4期
1153-1160
,共8页
FLASH存储控制器%大容量FLASH%现场可编程门阵列(FPGA)%消隐期
FLASH存儲控製器%大容量FLASH%現場可編程門陣列(FPGA)%消隱期
FLASH존저공제기%대용량FLASH%현장가편정문진렬(FPGA)%소은기
FLASH storage controller%large capacity FLASH%Field Programming Gate Array (FPGA)%blanking period
为克服传统大容量FLASH视频存储控制器时序设计复杂、缓存资源要求较高的缺点,设计了一种利用视频行场信号消隐期进行时序控制的FLASH视频存储控制器.该控制器基于FPGA时序设计,利用视频行场同步信号消隐期时间写入FLASH的读出和写入控制命令.由于无需缓存资源即可实现多级流水线的设计,提高了时序控制效率,简化了时序设计过程.基于Verilog硬件描述语言,设计了3级流水线和并行控制时序,数据达120 MB/s,实现了对2 048pixel×1 752 pixel/15 frames高速视频数据的实时存储与回放.仿真与实验结果均表明,系统时序设计正确,大容量FLASH阵列读写操作正常,可实现视频数据的采集、存储、回放等多种功能.
為剋服傳統大容量FLASH視頻存儲控製器時序設計複雜、緩存資源要求較高的缺點,設計瞭一種利用視頻行場信號消隱期進行時序控製的FLASH視頻存儲控製器.該控製器基于FPGA時序設計,利用視頻行場同步信號消隱期時間寫入FLASH的讀齣和寫入控製命令.由于無需緩存資源即可實現多級流水線的設計,提高瞭時序控製效率,簡化瞭時序設計過程.基于Verilog硬件描述語言,設計瞭3級流水線和併行控製時序,數據達120 MB/s,實現瞭對2 048pixel×1 752 pixel/15 frames高速視頻數據的實時存儲與迴放.倣真與實驗結果均錶明,繫統時序設計正確,大容量FLASH陣列讀寫操作正常,可實現視頻數據的採集、存儲、迴放等多種功能.
위극복전통대용량FLASH시빈존저공제기시서설계복잡、완존자원요구교고적결점,설계료일충이용시빈행장신호소은기진행시서공제적FLASH시빈존저공제기.해공제기기우FPGA시서설계,이용시빈행장동보신호소은기시간사입FLASH적독출화사입공제명령.유우무수완존자원즉가실현다급류수선적설계,제고료시서공제효솔,간화료시서설계과정.기우Verilog경건묘술어언,설계료3급류수선화병행공제시서,수거체120 MB/s,실현료대2 048pixel×1 752 pixel/15 frames고속시빈수거적실시존저여회방.방진여실험결과균표명,계통시서설계정학,대용량FLASH진렬독사조작정상,가실현시빈수거적채집、존저、회방등다충공능.