电子科技
電子科技
전자과기
IT AGE
2015年
4期
132-134,138
,共4页
DDR2%PCB%信号完整性
DDR2%PCB%信號完整性
DDR2%PCB%신호완정성
随着现代高速电路设计的发展,DDR2因其内存强大的预读取能力成为许多嵌入式系统的选择.然而,DDR2的仿真工作不仅繁琐耗时量大,对EMI的仿真也比较困难,给PCB设计也带来了大量的工作难点.文中针对DDR2高速电路中存在的信号完整性问题进行了分析,提出了PCB设计要点.并以单个DDR2存储器与控制器间的PCB设计为例,对如何在减少仿真工作的情况下成功完成一个可用的设计进行了论述.
隨著現代高速電路設計的髮展,DDR2因其內存彊大的預讀取能力成為許多嵌入式繫統的選擇.然而,DDR2的倣真工作不僅繁瑣耗時量大,對EMI的倣真也比較睏難,給PCB設計也帶來瞭大量的工作難點.文中針對DDR2高速電路中存在的信號完整性問題進行瞭分析,提齣瞭PCB設計要點.併以單箇DDR2存儲器與控製器間的PCB設計為例,對如何在減少倣真工作的情況下成功完成一箇可用的設計進行瞭論述.
수착현대고속전로설계적발전,DDR2인기내존강대적예독취능력성위허다감입식계통적선택.연이,DDR2적방진공작불부번쇄모시량대,대EMI적방진야비교곤난,급PCB설계야대래료대량적공작난점.문중침대DDR2고속전로중존재적신호완정성문제진행료분석,제출료PCB설계요점.병이단개DDR2존저기여공제기간적PCB설계위례,대여하재감소방진공작적정황하성공완성일개가용적설계진행료논술.