计算机系统应用
計算機繫統應用
계산궤계통응용
APPLICATIONS OF THE COMPUTER SYSTEMS
2015年
3期
18-23
,共6页
VHDL%FPGA%流水线CPU
VHDL%FPGA%流水線CPU
VHDL%FPGA%류수선CPU
VHDL%FPGA%pipeline CPU
基于FPGA平台设计并实现了一种五级流水线CPU.它参考MIPS机将指令的执行过程进行抽象,把指令分成取值、译码、执行、访存、写回五级流水处理.首先设计系统级的结构,决定CPU的结构和指令系统.其次对整体结构进行分解,确定模块与模块之间的信号连接,采用VHDL实现CPU.最后通过Debug-controller调试软件对五级流水线CPU进行调试.结果表明了所设计的流水线CPU的有效性.
基于FPGA平檯設計併實現瞭一種五級流水線CPU.它參攷MIPS機將指令的執行過程進行抽象,把指令分成取值、譯碼、執行、訪存、寫迴五級流水處理.首先設計繫統級的結構,決定CPU的結構和指令繫統.其次對整體結構進行分解,確定模塊與模塊之間的信號連接,採用VHDL實現CPU.最後通過Debug-controller調試軟件對五級流水線CPU進行調試.結果錶明瞭所設計的流水線CPU的有效性.
기우FPGA평태설계병실현료일충오급류수선CPU.타삼고MIPS궤장지령적집행과정진행추상,파지령분성취치、역마、집행、방존、사회오급류수처리.수선설계계통급적결구,결정CPU적결구화지령계통.기차대정체결구진행분해,학정모괴여모괴지간적신호련접,채용VHDL실현CPU.최후통과Debug-controller조시연건대오급류수선CPU진행조시.결과표명료소설계적류수선CPU적유효성.