电子测量技术
電子測量技術
전자측량기술
ELECTRONIC MEASUREMENT TECHNOLOGY
2015年
4期
19-23
,共5页
异步FIFO%亚稳态%空/满标志
異步FIFO%亞穩態%空/滿標誌
이보FIFO%아은태%공/만표지
asynchronous FIFO%metastability%empty/full flag
介绍了异步FIFO的工作原理及其设计异步FIFO的主要难点,解决了如何产生空/满标志信号和采用了格雷码方式最大限度降低了电路中亚稳态出现的概率,以及如何控制不同位宽的输入与输出.结合FPGA提出了设计的异步FIFO的2种方法:1)采用QUARTUSⅡ9.0中的LPM_FIFO;2)设计的异步FIFO,比较了2种异步FIFO模型的性能,设计了相应的verilog HDL代码,并分析了仿真验证结果.结果表明本文的异步FIFO具有延迟小、可靠性高、移植性强的特点.
介紹瞭異步FIFO的工作原理及其設計異步FIFO的主要難點,解決瞭如何產生空/滿標誌信號和採用瞭格雷碼方式最大限度降低瞭電路中亞穩態齣現的概率,以及如何控製不同位寬的輸入與輸齣.結閤FPGA提齣瞭設計的異步FIFO的2種方法:1)採用QUARTUSⅡ9.0中的LPM_FIFO;2)設計的異步FIFO,比較瞭2種異步FIFO模型的性能,設計瞭相應的verilog HDL代碼,併分析瞭倣真驗證結果.結果錶明本文的異步FIFO具有延遲小、可靠性高、移植性彊的特點.
개소료이보FIFO적공작원리급기설계이보FIFO적주요난점,해결료여하산생공/만표지신호화채용료격뢰마방식최대한도강저료전로중아은태출현적개솔,이급여하공제불동위관적수입여수출.결합FPGA제출료설계적이보FIFO적2충방법:1)채용QUARTUSⅡ9.0중적LPM_FIFO;2)설계적이보FIFO,비교료2충이보FIFO모형적성능,설계료상응적verilog HDL대마,병분석료방진험증결과.결과표명본문적이보FIFO구유연지소、가고성고、이식성강적특점.