电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2015年
4期
53-55,59
,共4页
DAC%∑-△调制器%数字调制器%多位量化%DWA
DAC%∑-△調製器%數字調製器%多位量化%DWA
DAC%∑-△조제기%수자조제기%다위양화%DWA
DAC%Σ-△ modulator%multi-bit quantization%DWA
采用单环级联分布式前馈结构(CIFF)设计并实现了一款三阶四比特量化的∑-△数字调制器.噪声传递函数通过局部反馈技术进行了零点优化,并且对各系数进行CSD (Canonical Signed Digit)编码优化.系统建模仿真结果得到SNDR为120.3 dB,有效位数(ENOB)为19.7位.针对多位量化适配问题,采用数据加权平均(DWA)算法对误差进行噪声整形,以减小失配引起的非线性误差.利用增加单元DAC的方法,对DWA算法进行改进,解决了其在直流或低频周期信号下会产生杂波的问题,并对其进行系统建模与仿真.最后利用FPGA验证了IDWA-DAC系统模型的正确性,这种结构能够有效提高动态范围,满足设计要求.
採用單環級聯分佈式前饋結構(CIFF)設計併實現瞭一款三階四比特量化的∑-△數字調製器.譟聲傳遞函數通過跼部反饋技術進行瞭零點優化,併且對各繫數進行CSD (Canonical Signed Digit)編碼優化.繫統建模倣真結果得到SNDR為120.3 dB,有效位數(ENOB)為19.7位.針對多位量化適配問題,採用數據加權平均(DWA)算法對誤差進行譟聲整形,以減小失配引起的非線性誤差.利用增加單元DAC的方法,對DWA算法進行改進,解決瞭其在直流或低頻週期信號下會產生雜波的問題,併對其進行繫統建模與倣真.最後利用FPGA驗證瞭IDWA-DAC繫統模型的正確性,這種結構能夠有效提高動態範圍,滿足設計要求.
채용단배급련분포식전궤결구(CIFF)설계병실현료일관삼계사비특양화적∑-△수자조제기.조성전체함수통과국부반궤기술진행료영점우화,병차대각계수진행CSD (Canonical Signed Digit)편마우화.계통건모방진결과득도SNDR위120.3 dB,유효위수(ENOB)위19.7위.침대다위양화괄배문제,채용수거가권평균(DWA)산법대오차진행조성정형,이감소실배인기적비선성오차.이용증가단원DAC적방법,대DWA산법진행개진,해결료기재직류혹저빈주기신호하회산생잡파적문제,병대기진행계통건모여방진.최후이용FPGA험증료IDWA-DAC계통모형적정학성,저충결구능구유효제고동태범위,만족설계요구.