现代雷达
現代雷達
현대뢰체
MODERN RADAR
2015年
4期
73-76,80
,共5页
现场可编程门阵列%通用串行总线%数据采集%双通道%ADC性能测试
現場可編程門陣列%通用串行總線%數據採集%雙通道%ADC性能測試
현장가편정문진렬%통용천행총선%수거채집%쌍통도%ADC성능측시
FPGA%USB%data acquisition%multichannel%ADC performance test
为满足某数模转换器(Analog-Digital Converter,ADC)测试平台的需求,设计并实现了一种基于通用串行总线(Universal Serial Bus,USB)接口的双通道数据采集测试系统.该系统以现场可编程门阵列(Field Programmable Gate Array,FPGA)为核心,采用高速静态随机存储器(Static Random Access Memory,SRAM)作为数据缓存,支持多种触发模式和数据采集模式,同时兼容多种数据缓存长度的设置.系统采用CYPRESS公司USB芯片的Slave FIFO模式实现数据的传输和指令的交互.上位机应用程序以指令方式对下层硬件的数据采集过程进行控制,同时可显示波形和对ADC各项动态静态参数的计算分析.整个系统由板级硬件、FPGA内部逻辑、USB固件程序、设备驱动和上位机软件构成.经过测试,系统可实现采样率为4 MHz时ADC输出信号的稳定采集,并得到较好的ADC参数测量结果,验证了设计方案的正确性和可行性.
為滿足某數模轉換器(Analog-Digital Converter,ADC)測試平檯的需求,設計併實現瞭一種基于通用串行總線(Universal Serial Bus,USB)接口的雙通道數據採集測試繫統.該繫統以現場可編程門陣列(Field Programmable Gate Array,FPGA)為覈心,採用高速靜態隨機存儲器(Static Random Access Memory,SRAM)作為數據緩存,支持多種觸髮模式和數據採集模式,同時兼容多種數據緩存長度的設置.繫統採用CYPRESS公司USB芯片的Slave FIFO模式實現數據的傳輸和指令的交互.上位機應用程序以指令方式對下層硬件的數據採集過程進行控製,同時可顯示波形和對ADC各項動態靜態參數的計算分析.整箇繫統由闆級硬件、FPGA內部邏輯、USB固件程序、設備驅動和上位機軟件構成.經過測試,繫統可實現採樣率為4 MHz時ADC輸齣信號的穩定採集,併得到較好的ADC參數測量結果,驗證瞭設計方案的正確性和可行性.
위만족모수모전환기(Analog-Digital Converter,ADC)측시평태적수구,설계병실현료일충기우통용천행총선(Universal Serial Bus,USB)접구적쌍통도수거채집측시계통.해계통이현장가편정문진렬(Field Programmable Gate Array,FPGA)위핵심,채용고속정태수궤존저기(Static Random Access Memory,SRAM)작위수거완존,지지다충촉발모식화수거채집모식,동시겸용다충수거완존장도적설치.계통채용CYPRESS공사USB심편적Slave FIFO모식실현수거적전수화지령적교호.상위궤응용정서이지령방식대하층경건적수거채집과정진행공제,동시가현시파형화대ADC각항동태정태삼수적계산분석.정개계통유판급경건、FPGA내부라집、USB고건정서、설비구동화상위궤연건구성.경과측시,계통가실현채양솔위4 MHz시ADC수출신호적은정채집,병득도교호적ADC삼수측량결과,험증료설계방안적정학성화가행성.