实验室研究与探索
實驗室研究與探索
실험실연구여탐색
LAABORATORY REESEARCH AND EXPLORATION
2015年
4期
124-128
,共5页
信号采集%FPGA%VHDL%高速
信號採集%FPGA%VHDL%高速
신호채집%FPGA%VHDL%고속
signal acquisition%FPGA%VHDL%high-speed
为了解决高速信号采集过程中的数据量大、实时性、传输速率等问题,设计了一种基于FPGA的高速信号采集系统.设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程.FPGA模块设计使用VHDL语言,在Xilinx ISE中实现软件设计,调用Modelsim仿真工具完成仿真实验.实验数据表明:该信号采集系统的采样精度为8 bit,采样速率为600kSps,并且具有电路简单、采集精度高、采样速率快、可靠性和稳定性强,通用性和移植性好等特点,完全达到了预期效果,具有一定实用价值和广泛的应用前景.
為瞭解決高速信號採集過程中的數據量大、實時性、傳輸速率等問題,設計瞭一種基于FPGA的高速信號採集繫統.設計中採用瞭自頂嚮下的方法,將FPGA依據功能劃分為幾箇模塊,詳細論述瞭各模塊的設計方法和控製流程.FPGA模塊設計使用VHDL語言,在Xilinx ISE中實現軟件設計,調用Modelsim倣真工具完成倣真實驗.實驗數據錶明:該信號採集繫統的採樣精度為8 bit,採樣速率為600kSps,併且具有電路簡單、採集精度高、採樣速率快、可靠性和穩定性彊,通用性和移植性好等特點,完全達到瞭預期效果,具有一定實用價值和廣汎的應用前景.
위료해결고속신호채집과정중적수거량대、실시성、전수속솔등문제,설계료일충기우FPGA적고속신호채집계통.설계중채용료자정향하적방법,장FPGA의거공능화분위궤개모괴,상세논술료각모괴적설계방법화공제류정.FPGA모괴설계사용VHDL어언,재Xilinx ISE중실현연건설계,조용Modelsim방진공구완성방진실험.실험수거표명:해신호채집계통적채양정도위8 bit,채양속솔위600kSps,병차구유전로간단、채집정도고、채양속솔쾌、가고성화은정성강,통용성화이식성호등특점,완전체도료예기효과,구유일정실용개치화엄범적응용전경.