电子科技
電子科技
전자과기
IT AGE
2015年
6期
104-107
,共4页
分频器%高速%低功耗%CMOS
分頻器%高速%低功耗%CMOS
분빈기%고속%저공모%CMOS
根据IEEE 802.3ae XAUI协议中锁相环的设计指标,基于65 nm CMOS工艺,设计实现了一种高速可编程整数分频器.采用高性能D型触发器对压控振荡器输出时钟进行预分频,分频器由4/5双模预分频器、2 Bit和5 Bit计数器组成,可实现8 ~ 131的连续分频比.仿真结果表明,在1V供电条件下,分频器最高工作频率可达4.375 GHz,消耗电流<0.4 mA.
根據IEEE 802.3ae XAUI協議中鎖相環的設計指標,基于65 nm CMOS工藝,設計實現瞭一種高速可編程整數分頻器.採用高性能D型觸髮器對壓控振盪器輸齣時鐘進行預分頻,分頻器由4/5雙模預分頻器、2 Bit和5 Bit計數器組成,可實現8 ~ 131的連續分頻比.倣真結果錶明,在1V供電條件下,分頻器最高工作頻率可達4.375 GHz,消耗電流<0.4 mA.
근거IEEE 802.3ae XAUI협의중쇄상배적설계지표,기우65 nm CMOS공예,설계실현료일충고속가편정정수분빈기.채용고성능D형촉발기대압공진탕기수출시종진행예분빈,분빈기유4/5쌍모예분빈기、2 Bit화5 Bit계수기조성,가실현8 ~ 131적련속분빈비.방진결과표명,재1V공전조건하,분빈기최고공작빈솔가체4.375 GHz,소모전류<0.4 mA.