通信技术
通信技術
통신기술
COMMUNICATIONS TECHNOLOGY
2015年
5期
626-630
,共5页
差分信号%共模信号%相对时延%上升/下降时间%仿真
差分信號%共模信號%相對時延%上升/下降時間%倣真
차분신호%공모신호%상대시연%상승/하강시간%방진
differential signal%common-mode signal%relative time delay%rise/fall time%simulation
在进行高速PCB(Printed Circuit Board)设计时,通常需要对差分信号线的相对时延进行控制,以满足信号完整性要求,因此,如何处理差分线的等长,是需要解决的一个问题.通过分析不同相对时延对差分及共模信号波形的影响,得出相对时延对信号的影响及与信号的上升/下降时间有关,并给出了确定信号上升/下降时间的方法,最后对DSP(Digital Signal Processor)和DDR3(Double Data Rate Tree)内存之间的信号进行了仿真分析,验证了前述分析结果的正确性.
在進行高速PCB(Printed Circuit Board)設計時,通常需要對差分信號線的相對時延進行控製,以滿足信號完整性要求,因此,如何處理差分線的等長,是需要解決的一箇問題.通過分析不同相對時延對差分及共模信號波形的影響,得齣相對時延對信號的影響及與信號的上升/下降時間有關,併給齣瞭確定信號上升/下降時間的方法,最後對DSP(Digital Signal Processor)和DDR3(Double Data Rate Tree)內存之間的信號進行瞭倣真分析,驗證瞭前述分析結果的正確性.
재진행고속PCB(Printed Circuit Board)설계시,통상수요대차분신호선적상대시연진행공제,이만족신호완정성요구,인차,여하처리차분선적등장,시수요해결적일개문제.통과분석불동상대시연대차분급공모신호파형적영향,득출상대시연대신호적영향급여신호적상승/하강시간유관,병급출료학정신호상승/하강시간적방법,최후대DSP(Digital Signal Processor)화DDR3(Double Data Rate Tree)내존지간적신호진행료방진분석,험증료전술분석결과적정학성.