电子世界
電子世界
전자세계
Electronics World
2015年
19期
69-72
,共4页
FPGA%VHDL%数字频率计%ISE
FPGA%VHDL%數字頻率計%ISE
FPGA%VHDL%수자빈솔계%ISE
本文重点介绍了一种基于FPGA的数字频率计的原理、设计方法和实现方法。该设计采用硬件描述语言VHDL(Very-High-Speed Integrated Circuit Hardware Description Language),在软件开发平台ISE(Integrated Software Environment)上完成。本数字频率计能精确地测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对VHDL程序做了仿真,并完成了综合布局布线,最后将实验程序下载到实验电路板上,完成实验要求并进行测试。
本文重點介紹瞭一種基于FPGA的數字頻率計的原理、設計方法和實現方法。該設計採用硬件描述語言VHDL(Very-High-Speed Integrated Circuit Hardware Description Language),在軟件開髮平檯ISE(Integrated Software Environment)上完成。本數字頻率計能精確地測量頻率在1Hz到100MHz之間的信號。使用ModelSim倣真軟件對VHDL程序做瞭倣真,併完成瞭綜閤佈跼佈線,最後將實驗程序下載到實驗電路闆上,完成實驗要求併進行測試。
본문중점개소료일충기우FPGA적수자빈솔계적원리、설계방법화실현방법。해설계채용경건묘술어언VHDL(Very-High-Speed Integrated Circuit Hardware Description Language),재연건개발평태ISE(Integrated Software Environment)상완성。본수자빈솔계능정학지측량빈솔재1Hz도100MHz지간적신호。사용ModelSim방진연건대VHDL정서주료방진,병완성료종합포국포선,최후장실험정서하재도실험전로판상,완성실험요구병진행측시。