计算机工程
計算機工程
계산궤공정
Computer Engineering
2015年
10期
66-70
,共5页
蒋磊%陈朋%金峰%韩礼波
蔣磊%陳朋%金峰%韓禮波
장뢰%진붕%금봉%한례파
多普勒计程仪%模拟器%现场可编程门阵列%Verilog语言%回波信号
多普勒計程儀%模擬器%現場可編程門陣列%Verilog語言%迴波信號
다보륵계정의%모의기%현장가편정문진렬%Verilog어언%회파신호
Doppler log%simulator%Field Programmable Gate Array (FPGA)%Verilog language%echo signal
以海上测试和水池测试为主的多普勒计程仪测试存在周期长、成本较高等缺点.为此,根据多普勒计程仪的测速原理,研究深度和速度模拟原理,在现场可编程门阵列(FPGA)的基础上,设计一种新的海底回波信号模拟器.该模拟器模拟海底回波信号,在多普勒计程仪接收模拟的回波信号后进行计算,从而得到深度和速度值,对比设定值以达到检验多普勒计程仪的目的.实验结果证明该模拟器的测量误差较小.
以海上測試和水池測試為主的多普勒計程儀測試存在週期長、成本較高等缺點.為此,根據多普勒計程儀的測速原理,研究深度和速度模擬原理,在現場可編程門陣列(FPGA)的基礎上,設計一種新的海底迴波信號模擬器.該模擬器模擬海底迴波信號,在多普勒計程儀接收模擬的迴波信號後進行計算,從而得到深度和速度值,對比設定值以達到檢驗多普勒計程儀的目的.實驗結果證明該模擬器的測量誤差較小.
이해상측시화수지측시위주적다보륵계정의측시존재주기장、성본교고등결점.위차,근거다보륵계정의적측속원리,연구심도화속도모의원리,재현장가편정문진렬(FPGA)적기출상,설계일충신적해저회파신호모의기.해모의기모의해저회파신호,재다보륵계정의접수모의적회파신호후진행계산,종이득도심도화속도치,대비설정치이체도검험다보륵계정의적목적.실험결과증명해모의기적측량오차교소.