现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2011年
11期
170-171,176
,共3页
FPGA%时钟%逻辑时钟%险象
FPGA%時鐘%邏輯時鐘%險象
FPGA%시종%라집시종%험상
在FPGA设计中,为了成功地操作,可靠的时钟是非常关键的.设计不良的时钟在极限的温度、电压下将导致错误的行为.在设计PLD/FPGA时通常采用如下四种类型时钟:全局时钟、门控时钟、多级逻辑时钟和波动式时钟.多时钟系统包括上述四种时钟类型的任意组合.
在FPGA設計中,為瞭成功地操作,可靠的時鐘是非常關鍵的.設計不良的時鐘在極限的溫度、電壓下將導緻錯誤的行為.在設計PLD/FPGA時通常採用如下四種類型時鐘:全跼時鐘、門控時鐘、多級邏輯時鐘和波動式時鐘.多時鐘繫統包括上述四種時鐘類型的任意組閤.
재FPGA설계중,위료성공지조작,가고적시종시비상관건적.설계불량적시종재겁한적온도、전압하장도치착오적행위.재설계PLD/FPGA시통상채용여하사충류형시종:전국시종、문공시종、다급라집시종화파동식시종.다시종계통포괄상술사충시종류형적임의조합.