现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2007年
16期
168-170
,共3页
低压%低温度系数%基准源%CMOS
低壓%低溫度繫數%基準源%CMOS
저압%저온도계수%기준원%CMOS
在对传统的CMOS带隙电压基准源电路的分析和总结的基础上,集合一级温度补偿、电流反馈技术,提出一种可以在低电源电压下工作,同时输出可调的低温度系数基准源电路.负反馈运放采用差分结构,简化了电路设计;同时放大器输出用作PMOS的电流源偏置,提高了电源抑制比.采用CSMC 0.6 μm CMOS工艺实现,版图面积为0.41 mm×0.17 mm.Cadence Spectre仿真结果表明了设计的正确性.
在對傳統的CMOS帶隙電壓基準源電路的分析和總結的基礎上,集閤一級溫度補償、電流反饋技術,提齣一種可以在低電源電壓下工作,同時輸齣可調的低溫度繫數基準源電路.負反饋運放採用差分結構,簡化瞭電路設計;同時放大器輸齣用作PMOS的電流源偏置,提高瞭電源抑製比.採用CSMC 0.6 μm CMOS工藝實現,版圖麵積為0.41 mm×0.17 mm.Cadence Spectre倣真結果錶明瞭設計的正確性.
재대전통적CMOS대극전압기준원전로적분석화총결적기출상,집합일급온도보상、전류반궤기술,제출일충가이재저전원전압하공작,동시수출가조적저온도계수기준원전로.부반궤운방채용차분결구,간화료전로설계;동시방대기수출용작PMOS적전류원편치,제고료전원억제비.채용CSMC 0.6 μm CMOS공예실현,판도면적위0.41 mm×0.17 mm.Cadence Spectre방진결과표명료설계적정학성.