现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2006年
5期
92-94
,共3页
DSP%CPLD%示波器%逻辑分析仪
DSP%CPLD%示波器%邏輯分析儀
DSP%CPLD%시파기%라집분석의
逻辑分析仪主要功能是分析测量数字系统的逻辑波形和逻辑关系.该设计采用了一个DSP芯片对8路数字信号进行高速采样,一个CPLD芯片控制示波器接口电路,以及一个双口RAM协调DSP和CPLD之间数据传输.逻辑信号按照预先设计的触发条件在特定时间段内采集.在CPLD里设计了一个具有28个状态的状态机来实现数据通道显示、时间线显示和触发位置显示.8路数字信号同时在示波器显示屏上显示,可以让用户比较直观地分析8路数字信号的相对关系.该设计最高可采集的数字信号在1 MHz左右,允许设置1~3级的触发条件,并可以进一步扩展功能,非常适合数字系统实验和数字电路设计的需要.详细分析和介绍了该系统的软硬件设计和实现.
邏輯分析儀主要功能是分析測量數字繫統的邏輯波形和邏輯關繫.該設計採用瞭一箇DSP芯片對8路數字信號進行高速採樣,一箇CPLD芯片控製示波器接口電路,以及一箇雙口RAM協調DSP和CPLD之間數據傳輸.邏輯信號按照預先設計的觸髮條件在特定時間段內採集.在CPLD裏設計瞭一箇具有28箇狀態的狀態機來實現數據通道顯示、時間線顯示和觸髮位置顯示.8路數字信號同時在示波器顯示屏上顯示,可以讓用戶比較直觀地分析8路數字信號的相對關繫.該設計最高可採集的數字信號在1 MHz左右,允許設置1~3級的觸髮條件,併可以進一步擴展功能,非常適閤數字繫統實驗和數字電路設計的需要.詳細分析和介紹瞭該繫統的軟硬件設計和實現.
라집분석의주요공능시분석측량수자계통적라집파형화라집관계.해설계채용료일개DSP심편대8로수자신호진행고속채양,일개CPLD심편공제시파기접구전로,이급일개쌍구RAM협조DSP화CPLD지간수거전수.라집신호안조예선설계적촉발조건재특정시간단내채집.재CPLD리설계료일개구유28개상태적상태궤래실현수거통도현시、시간선현시화촉발위치현시.8로수자신호동시재시파기현시병상현시,가이양용호비교직관지분석8로수자신호적상대관계.해설계최고가채집적수자신호재1 MHz좌우,윤허설치1~3급적촉발조건,병가이진일보확전공능,비상괄합수자계통실험화수자전로설계적수요.상세분석화개소료해계통적연경건설계화실현.