现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2006年
3期
68-71
,共4页
单位增益带宽%折叠共源共栅%开关电容共模反馈%全差分
單位增益帶寬%摺疊共源共柵%開關電容共模反饋%全差分
단위증익대관%절첩공원공책%개관전용공모반궤%전차분
设计并讨论了一种高单位增益带宽CMOS全差分运算放大器.由于折叠共源共栅结构电路具有相对高的单位增益带宽以及开关电容共模反馈电路稳定性好、对运放频率特性影响小等优点,故设计的放大器采用了折叠共源共栅结构以及开关电容共模反馈电路技术,并达到了高单位增益带宽的设计目的.基于TSMC 0.25 μm CMOS工艺,仿真结果表明,在2.5 V的单电源电压下,运算放大器的直流开环增益为70 dB,单位增益带宽为500 MHz.
設計併討論瞭一種高單位增益帶寬CMOS全差分運算放大器.由于摺疊共源共柵結構電路具有相對高的單位增益帶寬以及開關電容共模反饋電路穩定性好、對運放頻率特性影響小等優點,故設計的放大器採用瞭摺疊共源共柵結構以及開關電容共模反饋電路技術,併達到瞭高單位增益帶寬的設計目的.基于TSMC 0.25 μm CMOS工藝,倣真結果錶明,在2.5 V的單電源電壓下,運算放大器的直流開環增益為70 dB,單位增益帶寬為500 MHz.
설계병토론료일충고단위증익대관CMOS전차분운산방대기.유우절첩공원공책결구전로구유상대고적단위증익대관이급개관전용공모반궤전로은정성호、대운방빈솔특성영향소등우점,고설계적방대기채용료절첩공원공책결구이급개관전용공모반궤전로기술,병체도료고단위증익대관적설계목적.기우TSMC 0.25 μm CMOS공예,방진결과표명,재2.5 V적단전원전압하,운산방대기적직류개배증익위70 dB,단위증익대관위500 MHz.