现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2005年
9期
33-35
,共3页
SOC%SystemC%RS编码器%Verilog HDL
SOC%SystemC%RS編碼器%Verilog HDL
SOC%SystemC%RS편마기%Verilog HDL
在分析当前系统级芯片设计方法的基础上,提出了目前新型系统级IC设计语言SystemC及其平台的设计思想及设计流程,并以具体项目RS编码器来实现和验证.实验结果表明,SystemC是一种很好的软硬件联合设计语言,它不仅可以帮助设计人员完成一个复杂的系统设计,还可以避免传统设计中的各种弊端,并提高设计效率.当然,如何更好地利用SystemC设计也将是EDA领域当前探索的一个重要方向.
在分析噹前繫統級芯片設計方法的基礎上,提齣瞭目前新型繫統級IC設計語言SystemC及其平檯的設計思想及設計流程,併以具體項目RS編碼器來實現和驗證.實驗結果錶明,SystemC是一種很好的軟硬件聯閤設計語言,它不僅可以幫助設計人員完成一箇複雜的繫統設計,還可以避免傳統設計中的各種弊耑,併提高設計效率.噹然,如何更好地利用SystemC設計也將是EDA領域噹前探索的一箇重要方嚮.
재분석당전계통급심편설계방법적기출상,제출료목전신형계통급IC설계어언SystemC급기평태적설계사상급설계류정,병이구체항목RS편마기래실현화험증.실험결과표명,SystemC시일충흔호적연경건연합설계어언,타불부가이방조설계인원완성일개복잡적계통설계,환가이피면전통설계중적각충폐단,병제고설계효솔.당연,여하경호지이용SystemC설계야장시EDA영역당전탐색적일개중요방향.