现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2011年
10期
65-67
,共3页
李大鹏%杨济民%杨娟%李雯雯%厉严忠
李大鵬%楊濟民%楊娟%李雯雯%厲嚴忠
리대붕%양제민%양연%리문문%려엄충
Verilog HDL%LCoS%异步FIFO%FFT
Verilog HDL%LCoS%異步FIFO%FFT
Verilog HDL%LCoS%이보FIFO%FFT
针对分辨率为1 024×768的LCoS屏编写了Verilog HDL驱动代码,在quartusⅡ9.1平台上综合编译,并在Altera的FPGA芯片EP3C5E144C8上进行了功能验证和实际输出信号测量.采用异步FIFO结构解决了跨异步时钟域的数据传输问题.嵌入FFT IP核后,可进一步对图像进行基于FFT的变换处理,分析图像的频谱.为计算全息3D图像处理及显示提供了硬件平台.
針對分辨率為1 024×768的LCoS屏編寫瞭Verilog HDL驅動代碼,在quartusⅡ9.1平檯上綜閤編譯,併在Altera的FPGA芯片EP3C5E144C8上進行瞭功能驗證和實際輸齣信號測量.採用異步FIFO結構解決瞭跨異步時鐘域的數據傳輸問題.嵌入FFT IP覈後,可進一步對圖像進行基于FFT的變換處理,分析圖像的頻譜.為計算全息3D圖像處理及顯示提供瞭硬件平檯.
침대분변솔위1 024×768적LCoS병편사료Verilog HDL구동대마,재quartusⅡ9.1평태상종합편역,병재Altera적FPGA심편EP3C5E144C8상진행료공능험증화실제수출신호측량.채용이보FIFO결구해결료과이보시종역적수거전수문제.감입FFT IP핵후,가진일보대도상진행기우FFT적변환처리,분석도상적빈보.위계산전식3D도상처리급현시제공료경건평태.