现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2009年
23期
201-202,205
,共3页
按键消抖%电路仿真%VHDL%状态机
按鍵消抖%電路倣真%VHDL%狀態機
안건소두%전로방진%VHDL%상태궤
为了解决FPGA/CPLD系统的按键抖动问题,用VHDL语言有限状态机的方法,在S0状态下检测到有按键操作则转入延时状态S1,延时结束后,用状态S2,S3,S4对按键进行连续三次取样,如果三次取样均为低电平,则转入状态S5,并输出按键确认信号,否则,返回状态S0.电路经仿真分析,并下载到EPM7128ATC100芯片进行了验证,能够确保每次按键操作,产生一次按键确认,有很好的按键消抖效果,性能稳定.主要创新点是用VHDL语言有限状态机设计按键的消抖.
為瞭解決FPGA/CPLD繫統的按鍵抖動問題,用VHDL語言有限狀態機的方法,在S0狀態下檢測到有按鍵操作則轉入延時狀態S1,延時結束後,用狀態S2,S3,S4對按鍵進行連續三次取樣,如果三次取樣均為低電平,則轉入狀態S5,併輸齣按鍵確認信號,否則,返迴狀態S0.電路經倣真分析,併下載到EPM7128ATC100芯片進行瞭驗證,能夠確保每次按鍵操作,產生一次按鍵確認,有很好的按鍵消抖效果,性能穩定.主要創新點是用VHDL語言有限狀態機設計按鍵的消抖.
위료해결FPGA/CPLD계통적안건두동문제,용VHDL어언유한상태궤적방법,재S0상태하검측도유안건조작칙전입연시상태S1,연시결속후,용상태S2,S3,S4대안건진행련속삼차취양,여과삼차취양균위저전평,칙전입상태S5,병수출안건학인신호,부칙,반회상태S0.전로경방진분석,병하재도EPM7128ATC100심편진행료험증,능구학보매차안건조작,산생일차안건학인,유흔호적안건소두효과,성능은정.주요창신점시용VHDL어언유한상태궤설계안건적소두.