现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2007年
17期
71-73
,共3页
卷积码%Viterbi Decoder%ACS单元%路径度量%分支度量%幸存路径%回溯
捲積碼%Viterbi Decoder%ACS單元%路徑度量%分支度量%倖存路徑%迴溯
권적마%Viterbi Decoder%ACS단원%로경도량%분지도량%행존로경%회소
ACS单元的设计及路径度量(PM)值的存储是Viterbi Decoder硬件实现的重要部分之一.介绍了一种码率为1/2的硬判决Viterbi Decoder的ACS部分的硬件实现方法.采用了一种全新的设计与存储方式,即原位运算旋转地址的方式,极大地节省了在ACS运算过程中用以存储路径度量值的RAM空间,大量的实验证明,设计的译码器在资源消耗上有较大优势.
ACS單元的設計及路徑度量(PM)值的存儲是Viterbi Decoder硬件實現的重要部分之一.介紹瞭一種碼率為1/2的硬判決Viterbi Decoder的ACS部分的硬件實現方法.採用瞭一種全新的設計與存儲方式,即原位運算鏇轉地阯的方式,極大地節省瞭在ACS運算過程中用以存儲路徑度量值的RAM空間,大量的實驗證明,設計的譯碼器在資源消耗上有較大優勢.
ACS단원적설계급로경도량(PM)치적존저시Viterbi Decoder경건실현적중요부분지일.개소료일충마솔위1/2적경판결Viterbi Decoder적ACS부분적경건실현방법.채용료일충전신적설계여존저방식,즉원위운산선전지지적방식,겁대지절성료재ACS운산과정중용이존저로경도량치적RAM공간,대량적실험증명,설계적역마기재자원소모상유교대우세.