现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2014年
3期
125-127
,共3页
文超%郭阳宽%祝连庆%那云虓%孟浩%常海涛
文超%郭暘寬%祝連慶%那雲虓%孟浩%常海濤
문초%곽양관%축련경%나운효%맹호%상해도
APD%主动抑制%死区时间%ECL电平%CPLD
APD%主動抑製%死區時間%ECL電平%CPLD
APD%주동억제%사구시간%ECL전평%CPLD
APD%active-quenching%dead time%ECL level%CPLD
设计了一种主动抑制系统,用以控制APD在单光子计数检测时的死区时间。该系统主要利用ECL(射随耦合逻辑)电平电路对雪崩脉冲进行快速甄别从而判断光子到来与否,再将比较器输出的脉冲通过整形处理输出给延时电路,利用CPLD搭建延时电路,输出两路延时脉冲,两路延时脉冲分别输出给主动抑制电路和快恢复电路,以完成APD死区时间的控制。此主动抑制系统,有效地将死区时间缩短在45 ns;将光子计数率提高到20 MHz。
設計瞭一種主動抑製繫統,用以控製APD在單光子計數檢測時的死區時間。該繫統主要利用ECL(射隨耦閤邏輯)電平電路對雪崩脈遲進行快速甄彆從而判斷光子到來與否,再將比較器輸齣的脈遲通過整形處理輸齣給延時電路,利用CPLD搭建延時電路,輸齣兩路延時脈遲,兩路延時脈遲分彆輸齣給主動抑製電路和快恢複電路,以完成APD死區時間的控製。此主動抑製繫統,有效地將死區時間縮短在45 ns;將光子計數率提高到20 MHz。
설계료일충주동억제계통,용이공제APD재단광자계수검측시적사구시간。해계통주요이용ECL(사수우합라집)전평전로대설붕맥충진행쾌속견별종이판단광자도래여부,재장비교기수출적맥충통과정형처리수출급연시전로,이용CPLD탑건연시전로,수출량로연시맥충,량로연시맥충분별수출급주동억제전로화쾌회복전로,이완성APD사구시간적공제。차주동억제계통,유효지장사구시간축단재45 ns;장광자계수솔제고도20 MHz。
An active-quenching system is designed to control the dead time of Avalanche Photon Diode (APD) in signal photon counting detecting. The system mainly uses ECL (Emitter coupled logic) level circuit to compare with avalanche pulse quickly and determine whether the photon is coming or not,and then output the pulse of the comparator and shape it to the de-lay circuit. Using CPLD set up the delay circuit,two delay pulses are output to the active-quench circuit and fast reset circuit re-spectively to control the dead time of the APD. The active-quenching system could shorten the dead time to 45 ns effectively, and increased photon count rate to 20 MHz.