现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2004年
13期
22-24
,共3页
DDS%CPLD%DSP%逻辑控制
DDS%CPLD%DSP%邏輯控製
DDS%CPLD%DSP%라집공제
介绍了在DDS电路设计中,用CPLD产生波形时序的一个实例,他采用Altera公司的EP1K50TC144器件及MAX+PLUS Ⅱ开发系统实现.由于采用该器件,简化了电路设计,减小了设备体积,同时也使系统的可靠性和设计的灵活性大大提高.
介紹瞭在DDS電路設計中,用CPLD產生波形時序的一箇實例,他採用Altera公司的EP1K50TC144器件及MAX+PLUS Ⅱ開髮繫統實現.由于採用該器件,簡化瞭電路設計,減小瞭設備體積,同時也使繫統的可靠性和設計的靈活性大大提高.
개소료재DDS전로설계중,용CPLD산생파형시서적일개실례,타채용Altera공사적EP1K50TC144기건급MAX+PLUS Ⅱ개발계통실현.유우채용해기건,간화료전로설계,감소료설비체적,동시야사계통적가고성화설계적령활성대대제고.