计算机工程与应用
計算機工程與應用
계산궤공정여응용
COMPUTER ENGINEERING AND APPLICATIONS
2012年
6期
65-68
,共4页
刘方明%潘晓中%杨晓元%苏光伟
劉方明%潘曉中%楊曉元%囌光偉
류방명%반효중%양효원%소광위
二维离散余弦变换(DCT)%现场可编程门阵列(FPGA)%硬件结构%乒乓操作
二維離散餘絃變換(DCT)%現場可編程門陣列(FPGA)%硬件結構%乒乓操作
이유리산여현변환(DCT)%현장가편정문진렬(FPGA)%경건결구%핑퐁조작
图像DCT变换由于计算量大,软件实现往往难以满足实时处理的要求,基于FPGA在硬件上实现了图像的DCT变换.设计采用了2D-DCT的行列分解结构,在两级1D-DCT之间引入双RAM结构,通过乒乓操作保证了前后级DCT运算的并行性,提高了运算速度.整个模块使用Verilog HDL建模,通过ModelSim编写激励对逻辑功能进行了验证,最后在Quartus Ⅱ上通过了综合编译,设计优化后下载到Altera EP2C70F896C6芯片上进行实现.结果显示,该模块功能结构正确,可作为一个独立单元集成在图像的实时处理系统中.
圖像DCT變換由于計算量大,軟件實現往往難以滿足實時處理的要求,基于FPGA在硬件上實現瞭圖像的DCT變換.設計採用瞭2D-DCT的行列分解結構,在兩級1D-DCT之間引入雙RAM結構,通過乒乓操作保證瞭前後級DCT運算的併行性,提高瞭運算速度.整箇模塊使用Verilog HDL建模,通過ModelSim編寫激勵對邏輯功能進行瞭驗證,最後在Quartus Ⅱ上通過瞭綜閤編譯,設計優化後下載到Altera EP2C70F896C6芯片上進行實現.結果顯示,該模塊功能結構正確,可作為一箇獨立單元集成在圖像的實時處理繫統中.
도상DCT변환유우계산량대,연건실현왕왕난이만족실시처리적요구,기우FPGA재경건상실현료도상적DCT변환.설계채용료2D-DCT적행렬분해결구,재량급1D-DCT지간인입쌍RAM결구,통과핑퐁조작보증료전후급DCT운산적병행성,제고료운산속도.정개모괴사용Verilog HDL건모,통과ModelSim편사격려대라집공능진행료험증,최후재Quartus Ⅱ상통과료종합편역,설계우화후하재도Altera EP2C70F896C6심편상진행실현.결과현시,해모괴공능결구정학,가작위일개독립단원집성재도상적실시처리계통중.