现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2011年
10期
145-148
,共4页
流水线ADC%增益增强%跨导放大器%开关电容共模负反馈%版图
流水線ADC%增益增彊%跨導放大器%開關電容共模負反饋%版圖
류수선ADC%증익증강%과도방대기%개관전용공모부반궤%판도
设计了一种适用于流水线A/D转换器的全差分跨导放大器,通过采用单端放大器的增益增强方法,使运算放大器即具有较高的直流增益,又有较小的面积及较好的版图匹配性.通过对普通开关定容共模负反馈电路的改进,改善了建立时间减小了放大器输出共模的抖动.电路采用SMIC 0.18 μm CMOS工艺,并在Cadence下对电路及版图进行了仿真,结果表明:小信号低频电压增益119.3 dB;单位增益带宽378.1 MHz;相位裕度60°.
設計瞭一種適用于流水線A/D轉換器的全差分跨導放大器,通過採用單耑放大器的增益增彊方法,使運算放大器即具有較高的直流增益,又有較小的麵積及較好的版圖匹配性.通過對普通開關定容共模負反饋電路的改進,改善瞭建立時間減小瞭放大器輸齣共模的抖動.電路採用SMIC 0.18 μm CMOS工藝,併在Cadence下對電路及版圖進行瞭倣真,結果錶明:小信號低頻電壓增益119.3 dB;單位增益帶寬378.1 MHz;相位裕度60°.
설계료일충괄용우류수선A/D전환기적전차분과도방대기,통과채용단단방대기적증익증강방법,사운산방대기즉구유교고적직류증익,우유교소적면적급교호적판도필배성.통과대보통개관정용공모부반궤전로적개진,개선료건립시간감소료방대기수출공모적두동.전로채용SMIC 0.18 μm CMOS공예,병재Cadence하대전로급판도진행료방진,결과표명:소신호저빈전압증익119.3 dB;단위증익대관378.1 MHz;상위유도60°.