计算机工程与应用
計算機工程與應用
계산궤공정여응용
COMPUTER ENGINEERING AND APPLICATIONS
2010年
33期
63-66
,共4页
改进型Cordic%直接数字频率合成(DDS)%杂散抑制%现场可编程门阵列(FPGA)%迭代方向
改進型Cordic%直接數字頻率閤成(DDS)%雜散抑製%現場可編程門陣列(FPGA)%迭代方嚮
개진형Cordic%직접수자빈솔합성(DDS)%잡산억제%현장가편정문진렬(FPGA)%질대방향
依据DDS(直接数字频率合成)输出频谱特性和Cordic(坐标旋转数字计算机)算法基本原理,针对基于Cordic结构的DDS设计中相位角迭代方向不确定性和旋转角度非整周期性的缺陷,采用了相位角分阶段旋转法和多区域相位映射法对Cordic结构的DDS进行改进.通过Matlab输出信号和频谱仿真验证了所用方法的正确性和可行性,使用VHDL语言设计出16级流水线结构的改进后Cordic型DDS.Quartus Ⅱ综合编译和Modelsim仿真后得出改进后DDS计算误差为10-5、硬件消耗仅为23%、SFDR(无杂散动态范围)扩至200dB.理论分析和实验结果证明了这两种方法改进综合后抑制杂散的有效性.
依據DDS(直接數字頻率閤成)輸齣頻譜特性和Cordic(坐標鏇轉數字計算機)算法基本原理,針對基于Cordic結構的DDS設計中相位角迭代方嚮不確定性和鏇轉角度非整週期性的缺陷,採用瞭相位角分階段鏇轉法和多區域相位映射法對Cordic結構的DDS進行改進.通過Matlab輸齣信號和頻譜倣真驗證瞭所用方法的正確性和可行性,使用VHDL語言設計齣16級流水線結構的改進後Cordic型DDS.Quartus Ⅱ綜閤編譯和Modelsim倣真後得齣改進後DDS計算誤差為10-5、硬件消耗僅為23%、SFDR(無雜散動態範圍)擴至200dB.理論分析和實驗結果證明瞭這兩種方法改進綜閤後抑製雜散的有效性.
의거DDS(직접수자빈솔합성)수출빈보특성화Cordic(좌표선전수자계산궤)산법기본원리,침대기우Cordic결구적DDS설계중상위각질대방향불학정성화선전각도비정주기성적결함,채용료상위각분계단선전법화다구역상위영사법대Cordic결구적DDS진행개진.통과Matlab수출신호화빈보방진험증료소용방법적정학성화가행성,사용VHDL어언설계출16급류수선결구적개진후Cordic형DDS.Quartus Ⅱ종합편역화Modelsim방진후득출개진후DDS계산오차위10-5、경건소모부위23%、SFDR(무잡산동태범위)확지200dB.이론분석화실험결과증명료저량충방법개진종합후억제잡산적유효성.