科技信息
科技信息
과기신식
SCIENTIFIC & TECHNICAL INFORMATION
2009年
33期
451,415
,共2页
集成电路设计%算术逻辑运算单元%Verilog硬件描述语言%结构化建模%仿真
集成電路設計%算術邏輯運算單元%Verilog硬件描述語言%結構化建模%倣真
집성전로설계%산술라집운산단원%Verilog경건묘술어언%결구화건모%방진
本文利用Verilog硬件描述语言并采用结构化建模方法设计了一个算术逻辑运算单元,并对其进行了仿真测试.该算术逻辑运算单元的字长为32位,能够实现加法、减法、逻辑与、逻辑或四种运算,并产生相关的标志位.仿真结果表明该算术逻辑运算单元的功能是正确的.
本文利用Verilog硬件描述語言併採用結構化建模方法設計瞭一箇算術邏輯運算單元,併對其進行瞭倣真測試.該算術邏輯運算單元的字長為32位,能夠實現加法、減法、邏輯與、邏輯或四種運算,併產生相關的標誌位.倣真結果錶明該算術邏輯運算單元的功能是正確的.
본문이용Verilog경건묘술어언병채용결구화건모방법설계료일개산술라집운산단원,병대기진행료방진측시.해산술라집운산단원적자장위32위,능구실현가법、감법、라집여、라집혹사충운산,병산생상관적표지위.방진결과표명해산술라집운산단원적공능시정학적.