现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2011年
18期
9-11
,共3页
USB 3.0%8 b/10 b编解码%RTL设计%仿真验证
USB 3.0%8 b/10 b編解碼%RTL設計%倣真驗證
USB 3.0%8 b/10 b편해마%RTL설계%방진험증
为了在USB 3.0中实现数据的8 b/10 b编解码,采用了查找表法和组合逻辑相结合的方法,把8 b/10 b编解码分解成5 b/6 b编解码和3 b/4 b编解码,用Verilog HDL语言实现了算法的描述,并通过了Modelsim仿真,然后在FPGA上实现了具体的硬件电路.采用500 MHz的时钟信号,经过测验满足了USB 3.0的传输速率5 Gb/s.该创新方法使用了少量逻辑,实现了8 b/10 b编解码器,并且满足USB 3.0高速数据传输的要求.
為瞭在USB 3.0中實現數據的8 b/10 b編解碼,採用瞭查找錶法和組閤邏輯相結閤的方法,把8 b/10 b編解碼分解成5 b/6 b編解碼和3 b/4 b編解碼,用Verilog HDL語言實現瞭算法的描述,併通過瞭Modelsim倣真,然後在FPGA上實現瞭具體的硬件電路.採用500 MHz的時鐘信號,經過測驗滿足瞭USB 3.0的傳輸速率5 Gb/s.該創新方法使用瞭少量邏輯,實現瞭8 b/10 b編解碼器,併且滿足USB 3.0高速數據傳輸的要求.
위료재USB 3.0중실현수거적8 b/10 b편해마,채용료사조표법화조합라집상결합적방법,파8 b/10 b편해마분해성5 b/6 b편해마화3 b/4 b편해마,용Verilog HDL어언실현료산법적묘술,병통과료Modelsim방진,연후재FPGA상실현료구체적경건전로.채용500 MHz적시종신호,경과측험만족료USB 3.0적전수속솔5 Gb/s.해창신방법사용료소량라집,실현료8 b/10 b편해마기,병차만족USB 3.0고속수거전수적요구.